专利名称 ---【 一种基于FPGA的高速以太网帧重构系统 】

基本信息
申请号
CN202010831325.X
申请日
20200818
公开(公告)号
CN112100119A
公开(公告)日
20201218
申请(专利权)人
中国科学院声学研究所;中科海网(苏州)网络科技有限公司
申请人地址
100190 北京市海淀区北四环西路21号
发明人
郭志川;黄逍颖;宋曼谷; 专利类型 发明专利
摘要
本发明公开了一种基于FPGA的高速以太网帧重构系统,系统通过FPGA实现,所述系统包括:以太网接收解析模块、包解析模块、帧重构模块、DDR和数据包上传模块;以太网接收解析模块,用于从光口接收经过光电转换后的电信号,经物理层及数据链路层解析输出以太网帧数据流和控制信号,并发送至包解析模块;包解析模块,用于将以太网帧数据流发送至帧重构模块,还用于根据控制信号从以太网帧数据流中解析出包信息并发送至帧重构模块;帧重构模块,用于将解析出的包信息和以太网帧数据流经过逻辑合成,重构为新的数据帧并输入DDR存储;DDR,用于缓存数据帧;数据包上传模块,用于从DDR中获取数据帧并发送至上位机。
主权项
1.一种基于FPGA的高速以太网帧重构系统,其特征在于,所述系统通过FPGA实现,所述系统包括:以太网接收解析模块、包解析模块、帧重构模块、DDR和数据包上传模块;所述以太网接收解析模块,用于从光口接收经过光电转换后的电信号,经物理层及数据链路层解析输出以太网帧数据流和控制信号,并发送至包解析模块;所述包解析模块,用于将以太网帧数据流发送至帧重构模块,还用于根据控制信号从以太网帧数据流中解析出包信息,并发送至帧重构模块;所述帧重构模块,用于将解析出的包信息和以太网帧数据流经过逻辑合成,重构为新的数据帧并输入DDR存储;所述DDR,用于缓存数据帧;所述数据包上传模块,用于从DDR中获取数据帧并发送至上位机。

 

IPC信息
IPC主分类号
G06F15/78

 

法律状态信息
法律状态公告日
20201218
法律状态
公开 法律状态信息
CN202010831325 20201218 公开 公开
法律状态公告日
20210105
法律状态
实质审查的生效 法律状态信息
CN202010831325 20210105 实质审查的生效 实质审查的生效IPC(主分类):G06F15/78

 

代理信息
代理机构名称
北京方安思达知识产权代理有限公司 11472
代理人姓名
杨青;李彪


| 联系我们 | 网站地图 | 版权声明 |

版权:中国科学院 主办:中国科学院科技促进发展局 承办:中国科学院成都文献情报中心 蜀ICP备05003827号-12

建议使用1024×768 分辨率 IE6.0以上版本浏览器