专利名称 ---【 一种基于静态随机存取存储器的存算一体阵列及加速装置 】

基本信息
申请号
CN202110645238.X
申请日
20210610
公开(公告)号
CN113257306A
公开(公告)日
20210813
申请(专利权)人
中科院微电子研究所南京智能技术研究院
申请人地址
211100 江苏省南京市江宁区创研路266号麒麟人工智能产业园1号楼5层
发明人
乔树山;史万武;尚德龙;周玉梅 专利类型 发明专利
摘要
本发明涉及一种基于静态随机存取存储器的存算一体阵列及加速装置,基于静态随机存取存储器的存算一体阵列包括列选信号、输入信号、读位线和多个计算模块,各计算模块均包括存储单元、数据选择器、管T9、电容和开关;输入信号连接数据选择器的第一输入端,数据选择器的第二输入端连接公共连接端VSS,存储单元的权重存储点Q与数据选择器连接,数据选择器的输出与管T9的漏极连接,管T9的源极连接电容的第一端,管T9的栅极连接列选信号,电容的第二端连接开关;各计算模块的开关依次串联后与读位线连接;各数据选择器的第一输入端共线连接,各数据选择器的第二输入端共线连接。本发明提高了多比特权重并行计算的准确性。
主权项
1.一种基于静态随机存取存储器的存算一体阵列,其特征在于,所述基于静态随机存取存储器的存算一体阵列包括多个计算模块,各所述计算模块均包括存储单元、数据选择器、管T9、电容和开关;所述基于静态随机存取存储器的存算一体阵列还包括列选信号、输入信号和读位线;所述输入信号连接所述数据选择器的第一输入端,所述数据选择器的第二输入端连接公共连接端VSS,所述存储单元的权重存储点Q与所述数据选择器连接,所述存储单元的权重存储点Q用于控制所述输入信号是否输入所述数据选择器,所述数据选择器的输出与所述管T9的漏极连接,所述管T9的源极连接所述电容的第一端,所述管T9的栅极连接所述列选信号,所述电容的第二端连接开关;各所述计算模块的开关依次串联后与所述读位线连接;各存储单元的字线共线连接,各存储单元的位线共线连接,各存储单元的位线反共线连接;各数据选择器的第一输入端共线连接,各数据选择器的第二输入端共线连接;所述列选信号用于控制各所述管T9的通断;当基于静态随机存取存储器的存算一体阵列进行充电时,所述列选信号为高电平,各计算模块中开关均断开;当基于静态随机存取存储器的存算一体阵列充电结束后,所述列选信号为低电平,各计算模块中开关均闭合。

 

IPC信息
IPC主分类号
G11C11/419

 

法律状态信息
法律状态公告日
20210813
法律状态
公开 法律状态信息
CN202110645238 20210813 公开 公开
法律状态公告日
20210831
法律状态
实质审查的生效 法律状态信息
CN202110645238 20210831 实质审查的生效 实质审查的生效IPC(主分类):G11C11/419

 

代理信息
代理机构名称
北京高沃律师事务所 11569
代理人姓名
杜阳阳


| 联系我们 | 网站地图 | 版权声明 |

版权:中国科学院 主办:中国科学院科技促进发展局 承办:中国科学院成都文献情报中心 蜀ICP备05003827号-12

建议使用1024×768 分辨率 IE6.0以上版本浏览器